Codes sonores – Dell Precision T3500 (Early 2009) Manuel d'utilisation

Page 8

Advertising
background image

 

Codes sonores

Lorsque des erreurs se produisent lors d'une séquence de démarrage et qui ne peuvent pas être signalées sur le moniteur, l'ordinateur peut émettre un code 
sonore identifiant le problème. Un code sonore se compose d'une série de bips. Par exemple, le code composé d'un bip, suivi d'un autre bip, suivi d'une série 
de trois bips rapides (code 1-1-3) signifie que l'ordinateur n'est pas parvenu à lire les données de la NVRAM (mémoire à accès aléatoire non volatile). Si 
l'ordinateur se met hors tension et qu'il émet une série constante de bips lorsque vous le redémarrez, le BIOS est sans doute défectueux.

2 - Éteint
3 - Éteint
4 - Éteint

Aucune barrette de mémoire détectée.

1 - Allumé
2 - Éteint
3 - Éteint
4 - Allumé

Panne de la carte système.

1 - Allumé
2 - Éteint
3 - Allumé
4 - Éteint

Erreur de configuration de la mémoire.

1 - Allumé
2 - Éteint
3 - Allumé
4 - Allumé

Panne de la carte système ou d'un composant de la carte système.

1 - Allumé
2 - Allumé
3 - Éteint
4 - Éteint

Erreur possible liée à la configuration d'une ressource système.

1 - Allumé
2 - Allumé
3 - Allumé
4 - Éteint

Autre type de panne.

1 - Allumé
2 - Allumé
3 - Allumé
4 - Allumé

Fin de l'autotest de démarrage (POST) 

- prêt pour le démarrage.

1 - Éteint
2 - Éteint
3 - Éteint
4 - Éteint

Le système fonctionne normalement après l'autotest de démarrage (POST).

Codes sonores du système

Code

de bip

Description

Code

de bip

Description

1-1-2

Test du registre de l'UC

2-4-3

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données 

- bit E

1-1-3

Test en cours ou échec de lecture/d'écriture 
du CMOS

2-4-4

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données 

- bit F 

1-1-4

Calcul ou échec de la somme de contrôle de 
la ROM du BIOS

3-1-1

Test en cours ou échec de lecture/d'écriture du 
DMA

1-2-1

Test en cours ou échec de l'horloge

3-1-2

Test en cours ou échec de lecture/d'écriture du 
registre DMA maître

1-2-2

Calcul ou échec de l'initialisation du DMA

3-1-3

Test en cours ou échec de lecture/d'écriture de 
l'IMR maître

1-2-3

Test en cours ou échec de lecture/d'écriture 
du registre de pages du DMA

3-1-4

Test en cours ou échec de lecture/d'écriture de 
l'IMR esclave

1-3-1

Test en cours ou échec de la vérification de 
l'actualisation de la RAM

3-2-2

Chargement des vecteurs d'interruption en
cours

1-3-2

Test en cours ou échec dans les 64 
premiers Ko de RAM 

3-2-4

Test en cours ou échec du contrôleur de clavier

1-3-3

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données (multibits)

3-3-1

Échec de l'alimentation du CMOS et test de la 
somme de contrôle

1-3-4

Échec dans les 64 premiers Ko de RAM de 
logique paire/impaire

3-3-2

Validation de la configuration du CMOS en
cours

1-4-1

Échec de ligne d'adresse dans les 64 
premiers Ko de RAM

3-3-3

Contrôleur RTC/de clavier introuvable

1-4-2

Test en cours ou échec de parité dans les 64 
premiers Ko de RAM

3-3-4

Test en cours ou échec de la mémoire d'écran

1-4-3

Test de l'horloge de sécurité

3-4-1

Test en cours ou échec de l'initialisation de 
l'écran

1-4-4

Test en cours ou échec du port NMI

3-4-2

Tests ou échec de retour de l'écran ou échec

2-1-1

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données 

- bit 0

3-4-3

Recherche de la ROM vidéo en cours

2-1-2

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données 

- bit 1

4-2-1

Test en cours ou échec de la cadence d'horloge

2-1-3

Échec dans les 64 premiers Ko de la puce de 
RAM ou d'une ligne de données 

- bit 2

4-2-2

Test en cours ou échec de l'arrêt

Advertising