Codes sonores – Dell Precision T7500 (Early 2009) Manuel d'utilisation

Page 15

Advertising
background image

S13

1- Fixe

2- Fixe

3- Eteint

4- Fixe

Réservé

Réservé à un usage ultérieur. Cette configuration

devrait indiquer l'état visuel éteint sur les

systèmes Dimension.

S14

1- Fixe

2- Fixe

3- Fixe

4- Eteint

POV

Autre activité

vidéo

postérieure

Indique une activité système de routine

postérieure à l'initialisation vidéo.

S15

1- Fixe

2- Fixe

3- Fixe

4- Fixe

STD

Délégation du

démarrage

Indique la fin du processus POST. Normalement,

les voyants se trouvent brièvement dans cet état

à la fin du processus POST. Une fois le contrôle

délégué au système d'exploitation, les voyants

s'éteignent et passent à l'état S0e.

Codes sonores

Lorsque des erreurs se produisent lors d'une séquence de démarrage et qui ne peuvent pas être signalées sur le moniteur,

l'ordinateur peut émettre un code sonore identifiant le problème. Un code sonore se compose d'une série de bips. Par

exemple, le code composé d'un bip, suivi d'un autre bip, suivi d'une série de trois bips rapides (code 1-1-3) signifie que

l'ordinateur n'est pas parvenu à lire les données de la NVRAM (mémoire à accès aléatoire non volatile). Si l'ordinateur se

met hors tension et qu'il émet une série constante de bips lorsque vous le redémarrez, le BIOS est sans doute défectueux.

Codes sonores du système

Code

sonore

Description

Code

sonore

Description

1-1-2

Test du registre du processeur

2-4-3

Echec dans les 64 premiers Ko de la puce de

RAM ou d'une ligne de données - bit E

1-1-3

Test en cours ou échec de lecture/d'écriture du

CMOS

2-4-4

Echec dans les 64 premiers Ko de la puce de

RAM ou d'une ligne de données - bit F

1-1-4

Calcul ou échec de la somme de contrôle de la

ROM du BIOS

3-1-1

Test en cours ou échec de lecture/d'écriture du

DMA

1-2-1

Test en cours ou échec de l'horloge

3-1-2

Test en cours ou échec de lecture/d'écriture du

registre DMA maître

1-2-2

Calcul ou échec de l'initialisation du DMA

3-1-3

Test en cours ou échec de lecture/d'écriture de

l'IMR maître

1-2-3

Test en cours ou échec de lecture/d'écriture du

registre de pages du DMA

3-1-4

Test en cours ou échec de lecture/d'écriture de

l'IMR esclave

1-3-1

Test en cours ou échec de la vérification de

l'actualisation de la RAM

3-2-2

Chargement des vecteurs d'interruption en cours

1-3-2

Test en cours ou échec dans les 64

premiers Ko de RAM

3-2-4

Test en cours ou échec du contrôleur de clavier

1-3-3

Echec dans les 64 premiers Ko de la puce de

RAM ou d'une ligne de données (multibits)

3-3-1

Echec de l'alimentation du CMOS et test de la

somme de contrôle

1-3-4

Echec dans les 64 premiers Ko de RAM de

logique paire/impaire

3-3-2

Validation de la configuration du CMOS en cours

1-4-1

Echec de ligne d'adresse dans les 64

premiers Ko de RAM

3-3-3

Contrôleur RTC/de clavier introuvable

1-4-2

Test en cours ou échec de parité dans les 64

premiers Ko de RAM

3-3-4

Test en cours ou échec de la mémoire d'écran

1-4-3

Test de l'horloge de sécurité

3-4-1

Test en cours ou échec de l'initialisation de

l'écran

1-4-4

Test en cours ou échec du port NMI

3-4-2

Tests ou échec de retour de l'écran ou échec

2-1-1

Echec dans les 64 premiers Ko de la puce de

RAM ou d'une ligne de données - bit 0

3-4-3

Recherche de la ROM vidéo en cours

2-1-2

Echec dans les 64 premiers Ko de la puce de

RAM ou d'une ligne de données - bit 1

4-2-1

Test en cours ou échec de la cadence d'horloge

Advertising