Classe compacte lsw b, Module rma watlow ez-zone, Chapitre 8 annexe – Watlow EZ-ZONE RMA Modul Manuel d'utilisation

Page 74

Advertising
background image

Module RMA Watlow EZ-ZONE

®

71

Chapitre  8 Annexe

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

non utilisé

Suppression

de limite

Suppression

d’erreur

maintenue

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

non utilisé

Suppression

de limite

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

Suppression

d’alarme

Mise au

silence d’alarme

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

Mise au

silence d’alarme

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

Bits 0 à 12 : 13 bits signés, entiers (-4 096 à 4 095)

Bits 0 à 12 : 13 bits signés, entiers (-4 096 à 4 095)

Bits 13 : suppression d’erreur d’entrée maintenue (0 = Ignorer, 1 = Supprimer)

Bits 14 : suppression d’erreur maintenue (0 = Ignorer, 1 = Supprimer)

Bits 0 à 15 : 16 bits signés avec une précision supposée au dixième (-3 276,8 à 3 276,7)

Bits 0 à 15 : 16 bits non signés, entiers (0 à 6 553,5)

Bits 0, 2, 4, 6, 8, 10, 12 et 14 : suppression de limite pour l’instance i à l’instance i + 15 respectivement (0 = Ignorer, 1 = Supprimer)

Bits 0, 2, 4, 6, 8, 10, 12 et 14 : mise au silence d’alarme pour l’instance i à l’instance i + 15 respectivement (0 = Ignorer, 1 = Supprimer)

Bits 1, 3, 5, 7, 9, 11, 13 et 15 : suppression d’alarme pour l’instance i à l’instance i + 15 respectivement (0 = Ignorer, 1 = Mise au silence)

Bits 0 à 15 et 16 à 31 : 16 bits signés avec une précision supposée au dixième (-3 276,8 à 3 276,7)

État numérique

Bits 0 à 14 : 15 bits signés avec une précision supposée au dixième (-1 638,4 à 1 638,3)

Bits 0 à 15 : 16 bits signés avec une précision supposée au dixième (-3 276,8 à 3 276,7)

Durée intégrale (instance i)

Durée de dérivée (instance i)

Valeur analogique

Point de consigne de boucle fermée (instance i)

État numérique

État numérique

État numérique

État numérique

État numérique

État numérique

État numérique

Point de consigne d’alarme basse (instance i)

Bits 0 à 15 : 16 bits non signés, entiers (0 à 6 553,5)

Point de consigne de limite inférieure (instance i)

non utilisé

Point de consigne de limite supérieure (instance i)

Bit 15 : mise au silence d’alarme (0 = Ignorer, 1 = Mise au silence)

Bits 0 à 15 : ce membre a créé des paires de bits qui représentent l’état numérique de 8 variables au maximum

instance i à instance i + 15 respectivement (00 = Désactivé, 01 = Activé)

Classe compacte LSW B

Advertising