3 chipset, Ajacent cache line prefetch [enabled, Cpu internal thermal control [auto – Asus P5P800-VM Manuel d'utilisation

Page 66: Hyper-threading technology [enabled

Advertising
background image

2-20

Chapitre 2: Le BIOS

2.4.3 Chipset

Le menu chipset vous permet de modifier les paramètres avancés du chipset.

Choisissez un élément et pressez <Entrée> pour afficher le sous-menu.

Advanced Chipset Settings

WARNING: Setting wrong values in below sections

may cause the system to malfunction.

Configure DRAM Timing by SPD

[Enabled]

Performance Acceleration Mode [Auto]

DRAM Idle Timer

[Auto]

DRAM Refresh Rate

[Auto]

Graphic Adapter Priority

[VGA/Int-VGA]

Graphics Aperture Size

[64MB]

MPS Revision

[1.4]

Advanced Chipset Settings
Configure DRAM Timing by SPD [Enabled]

Lorsque cet élément est activé, les paramètres de timing de DRAM sont

réglés en fonction du SPD de la DRAM (Serial Presence Detect). Désactivé,

vous pouvez régler les paramètres de timings DRAM à la main via les sous-

élements. Les sous-éléments suivants apparaissent lorsque cet élément est

passé sur Disabled. Options de configuration: [Disabled] [Enabled]

DRAM CAS# Latency [2.5 Clocks]

Contrôle la latence entre la commande de lecture SDRAM et le temps

auquel la donnée devient effectivement disponible.

Options de configuration: [2.0 Clocks] [2.5 Clocks] [3.0 Clocks]

Ajacent Cache Line Prefetch [Enabled]

Permet dʼactiver ou de désactiver la fonction Ajacent Cache Line Prefetch.

Options de configuration: [Disabled] [Enabled]

CPU Internal Thermal Control [Auto]

Permet de désactiver ou de régler la fonction CPU Internal Thermal Control.

Options de configuration: [Disabled] [Auto]

Hyper-Threading Technology [Enabled]

Permet dʼactiver ou de désactiver la technologie Hyper-Threading.

Options de configuration: [Disabled] [Enabled]

Advertising