4 chipset – Asus P5LD2-VM DH Manuel d'utilisation
Page 73

ASUS P5LD2-VM DH
2-25
2.4.4 Chipset
Le menu chipset vous permet de modifier les paramètres avancés du chipset.
Choisissez un élément et pressez <Entrée> pour afficher le sous-menu.
Advanced Chipset Settings
Configure DRAM Timing by SPD
[Enabled]
Booting Graphic Adapter Priori [PCI Express/Int-VG]
Internal Graphics Mode Select [Enabled, 8MB]
Graphics memory type
[Auto]
Advanced Chipset Settings
Configure DRAM Timing by SPD [Enabled]
Lorsque cet élément est activé, les paramètres de timing de DRAM sont
réglés en fonction du SPD de la DRAM (Serial Presence Detect). Désactivé,
vous pouvez régler les paramètres de timings DRAM à la main via les sous-
élements. Les sous-éléments suivants apparaissent lorsque cet élément est
passé sur Disabled. Options de configuration: [Disabled] [Enabled]
DRAM CAS# Latency [5 Clocks]
Contrôle la latence entre la commande de lecture SDRAM et le temps
auquel les données deviennent effectivement disponibles.
Options de configuration: [6 Clocks] [5 Clocks] [4 Clocks] [3 Clocks]
DRAM RAS# Precharge [4 Clocks]
Contrôle les périodes dʼinactivité après avoir envoyé une commande
précharge à la DDR2 SDRAM. [2 Clocks] [3 Clocks] [4 Clocks]
[5 Clocks] [6 Clocks]
DRAM RAS# to CAS# Delay [4 Clocks]
Contrôle la latence entre la commande active de la DDR SDRAM et la
commande lecture/écriture. Options de configuration: [2 Clocks] [3
Clocks] [4 Clocks] [5 Clocks] [6 Clocks]
DRAM RAS# Activate to Precharge [15 Clocks]
Règle le timing RAS Activate sur Precharge timing.
Options de configuration: [4 Clocks] ~ [18 Clocks]
DRAM Write Recovery Time [4 Clocks]
Règle la durée de récupération de lecture DRAM.
Options de configuration: [2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks]
[6 Clocks]