4 chipset, Max cpuid value limit [disabled, Cpu tm function [enabled – Asus P5B-MX/WIFI-AP Manuel d'utilisation

Page 70: Execute disable bit [enabled, Hyper threading technology [enabled, Intel(r) speedstep technology [enabled

Advertising
background image

2-22

Chapitre 2: Le BIOS

L’élément suivant apparaît uniquement si vous avez installé un processeur

Intel

®

Pentium

®

4 ou ultérieur, supportant la fonction EIST (Enhanced Intel

SpeedStep

®

Technology).

2.4.4

Chipset

Le menu chipset vous permet de modifier les paramètres avancés du chipset.

Choisissez un élément et pressez <Entrée> pour afficher le sous-menu.

Advanced Chipset Settings
WARNING: Setting wrong values in below sections

may cause system to malfunction.

North Bridge Configuration

South Bridge Configuration

Max CPUID Value Limit [Disabled]

Définir cet élément sur [Enabled] permet aux OS legacy de booter même sans

support de CPUs avec fonctions CPUID étendues.

Options de configuration: [Disabled] [Enabled]

CPU TM function [Enabled]

Active ou désactive la fonction de contrôle de la température interne du CPU. En

mode TM, la consommation électrique du CPU est réduite.

Options de configuration : [Enabled] [Disabled]

Execute Disable Bit [Enabled]

Active ou désactive la technologie No-Execution Page Protection Définir cet

élément sur [Disabled] force le flag de la fonction XD à revenir systématiquement

sur zéro (0). Options de configuration : [Disabled] [Enabled]

Hyper Threading Technology [Enabled]

Active ou désactive la technologie Hyper Threading.

Options de configuration : [Enabled] [Disabled]

Intel(R) SpeedStep Technology [Enabled]

Active ou désactive la technologie EIST (Enhanced Intel

®

SpeedStep

®

Technology). Sur [Enabled], vous pouvez ajuster dans l’OS les paramètres

d’alimentation du système afin d’utiliser la fonction EIST. Configurez cet élément

sur [Disabled] si vous ne souhaitez pas utiliser la fonction EIST.

Options de configuration : [Enabled] [Disabled]

Advertising
Ce manuel est liée aux produits suivants: