3 cpu configuration, Cpu configuration -20, Modify ratio su��ort [disa�led – Asus P5B-E Manuel d'utilisation

Page 86: C1e su��ort [ena�led, Max cpuid value limit [disa�led, Vander�ool technology [ena�led, Options de configuration : �disabled� �enabled, Options de configuration : �enabled� �disabled

Advertising
background image

4-2�

Cha�itre 4 : Le BIOS

4.4.3

CPU Configuration

Les éléments de ce menu affichent les informations CPU auto-détectées par le

BIOS.

Modify Ratio Su��ort [Disa�led]

Options de configuration : �Disabled� �Enabled�

L’élément suivant apparaît uniquement quand Modify Ratio Su��ort est défini

sur Ena�led.

Ratio CMOS Setting: � 24�

Permet de régler le ratio entre l’horloge du noyau CPU et la fréquence

FSB. Utilisez les touches <+> et <-> pour en ajuster la valeur. Options de

configuration: �14� �15�~�23� �24�

C1E Su��ort [Ena�led]

Active ou désactive le support C1E.

Options de configuration: �Disabled� �Enabled�

[Disabled] [Enabled]

Max CPUID Value Limit [Disa�led]

Définir cet élément sur �Enabled� permet aux OS legacy de booter même sans

cet élément sur [Enabled] permet aux OS legacy de booter même sans

support de CPUs avec fonctions CPUID étendues.

Options de configuration: �Disabled� �Enabled�

[Disabled] [Enabled]

Vander�ool Technology [Ena�led]

Options de configuration : �Enabled� �Disabled�

Les écrans de BIOS suivants peuvent varier selon le modèle de CPU installé.

Select Screen

Select Item

+-

Change Option

F1 General Help

F10 Save and Exit

ESC Exit

v02.58 (C)Copyright 1985-2006, American Megatrends, Inc.

BIOS SETUP UTILITY

Advanced

Configure Advanced CP� settings

Module Version: 3C.0E

Manufacturer: Intel

Brand String: Genuine Intel(R) CPU 3.20GHz

Frequency : 3.19GHz

FSB Speed : 533 MHz

Cache L1 : 16 KB

Cache L2 : 256 KB

Ratio Status: Unlocked (Max:24, Min:14)

Ratio Actual Value : 14

CPUID : F41

Modify Ratio Support

[Disabled]

C1E CPUID Value Limit:

[Disabled]

Max CPUID Value Limit:

[Disabled]

Vanderpool Technology

[Enabled]

CPU TM function:

[Enabled]

Execute Disable Bit

[Enabled]

PECI

[Disabled]

Intel(R) SpeedStep(tm) Tech.

[Disabled]

Sets the ratio

between the CPU core

clock and the FSB

frequency

Advertising