4 chipset, Configure dram timing by spd [enabled – Asus P5L-VM 1394 Manuel d'utilisation

Page 70

Advertising
background image

2-24

Chapitre 2 : Le BIOS

2.4.4 Chipset

Les éléments de ce menu vous permettent de configurer les paramètres

avancés du chipset. Sélectionnez un élément, puis pressez <Entrée> pour

afficher son sous-menu.

Select Screen

Select Item

+- Change Option

F1 General Help

F10 Save and Exit

ESC Exit

Advanced Chipset Settings

Configure DRAM Timing by SPD

[Enabled]

Graphic Adapter Priori

[PCI Express/Int-VG]

Internal Graphics Mode Select [Enabled, 8MB]

Graphics memory type

[Auto]

Configure DRAM Timing by SPD [Enabled]

Quand cet élément est activé, les paramètres de timing de la DRAM sont

alors définis en fonction du SPD (Serial Presence Detect) de la DRAM. Quand

cet élément est désactivé, vous pouvez alors définir manuellement les

paramètres de timing de la DRAM via les sous-éléments de l’élément DRAM.

Les sous-éléments suivants apparaîssent uniquement quand cet élément est

défini sur Disabled. Options de configuration : [Disabled] [Enabled]

DRAM CAS# Latency [5 Clocks]
Contrôle le temps d’attente entre l’exécution de la commande de

lecture SDRAM et le moment où les données deviennent disponibles.

Options de configuration : [6 Clocks] [5 Clocks] [4 Clocks] [3 Clocks]
DRAM RAS# Precharge [4 Clocks]
Contrôle l’inactivité des horloges après qu’une commande de

précharge ait été envoyé à la DDR SDRAM.

Options de configuration : [2 Clocks] ~ [6 Clocks]
DRAM RAS# to CAS# Delay [4 Clocks]
Contrôle le temps d’attente entre l’exécution d’une commande

d’activation de la DDR SDRAM et celle d’une commande de lecture/

écriture. Options de configuration : [2 Clocks] ~ [6 Clocks]
DRAM RAS# Activate to Precharge Delay [15 Clocks]
Options de configuration : [4 Clocks] ~ [18 Clocks]
DRAM Write Recovery Time [4 Clocks]
Options de configuration : [2 Clocks] ~ [6 Clocks]

Advertising